电子发烧友网 > 模拟技术 > 正文

ADI:驱动高压锁相环频率合成器电路的VCO

2020年09月16日 11:50 次阅读

作者:Thomas Brand,ADI 现场应用工程师

锁相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成

图1.锁相环框图

图1所示为基于PLL的频率合成器框图。VCO生成输出信号。通过PLL将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相器前通过分频器提供可调的VCO分频比。

VCO包含可调的调谐元件,例如电容随输入电压改变的变容二极管。因此,PLL电路可以算一种VCO反馈控制系统。VCO所需的输入或控制电压通常高于提供给PLL电路的电源电压。电源电压一般为3.3 V或5 V,而VCO根据频率需求可能需要高于20 V的电压。要生成范围更广泛的频率,可以使用具备更广泛调谐范围的VCO。图2显示了支持千兆赫范围VCO的简单电路示例。

VCO可以使用Synergy Microwave Corporation的DCYS100200-12。该产品在28 V (VTUNE)时产生2 GHz频率,如图3所示。

生成高控制电压,有几种可行方案。其一是使用有源环路滤波器,该滤波器基本是由高速放大器和低通滤波器构成,可以将来自鉴相器(CPOUT)的输出脉冲转化为干净的直流电压。或者,可以使用带集成电荷泵的PLL频率合成器,例如ADI的ADF4150HV,该器件不需要额外的有源环路滤波器。虽然这两种解决方案都需要高压电源,但是使用ADF4150HV可以减少所需的组件数量。也可以避免有源滤波放大器导致的失真和相位噪声。此外,ADF4150HV允许实现小数N或整数N锁相环频率合成器。最终VCO的频率可以进行1、2、4、8或16分频,使得输出频率最低可达到31.25 MHz。

图2.用于ADF4150HV的高压电荷泵电源简化电路

图3.DCYS100200-12的控制电压与频率关系曲线1

ADF4150HV的集成电荷泵所需的高电压可以使用直流-直流升压转换器ADP1613 生成,且不降低PLL性能。 ADP1613是一款集成功率晶体管的高效开关稳压器,可以轻松实现最高20 V的输出电压。也可以使用额外的外部组件实现更高的输出电压,尤其是通过外部功率晶体管实现。ADP1613的开关频率可在650 kHz至1.3 MHz范围内调节。这样可以实现更出色的瞬态响应和简单的噪声过滤。一般而言,推荐选择高于1 MHz的开关频率,以便通过PLL环路滤波器降低开关噪声。

采用ADF4150HV的锁相环频率合成器电路通过使用集成的RF分频器,提供超宽带PLL功能。工作频率范围为62.5 MHz至2 Ghz。通过采用相同的PLL硬件设计,可以为系统中的多个不同的硬件平台生成不同的频率。但是,如果要求一项设计适用于不同的VCO类型,则需要在设计中集成相应的环路滤波器。这样才能确保锁相环可靠运行。为了实现相对较宽的输出频率调节范围,以及相关的更高输出功率,ADF4150HV的每个RF输出也需要采用小型滤波器。将27 nH电感和50 Ω电阻并联,可以有效调节高达3 GHz的频率。该电阻提供定义上的输出阻抗。较低的电感将导致频段扩展到较低的范围。

如今,也可提供适用于更大频率范围(即适用于PLL、滤波器和VCO)的一体化集成解决方案,但是,由于不同组件之间的距离过近,可能导致无用耦合。分立式设计和由此实现的物理分隔可以充分降低这种风险。

PLL频率合成器模拟工具ADIsimPLL™也可以为HF功能模块开发和HF信号链器件建模提供有效帮助。通过使用该工具,设计人员更容易模拟所有会影响PLL性能的重要非线性效应;例如,频率合成过程中出现的无用杂散(杂散频率)。

  参考文献

1 “压控振荡器表面贴装型号:DCYS100200-12”。Synergy Microwave CorporaTIon,2014年10月。

2 “电路笔记CN-0228:单电源为28 V、高压锁相环(PLL)频率合成器供电。”ADI公司,2014年6月。

  作者简介

Thomas Brand于2015年加入德国慕尼黑的ADI公司,当时他还在攻读硕士。毕业后,他参加了ADI公司的培训生项目。2017年,他成为一名现场应用工程师。Thomas为中欧的大型工业客户提供支持,并专注于工业以太网领域。他毕业于德国莫斯巴赫的联合教育大学电气工程专业,之后在德国康斯坦茨应用科学大学获得国际销售硕士学位。

下载发烧友APP

打造属于您的人脉电子圈

关注电子发烧友微信

有趣有料的资讯及技术干货

关注发烧友课堂

锁定最新课程活动及技术直播

电子发烧友观察

一线报道 · 深度观察 · 最新资讯
收藏 人收藏
分享:

评论

相关推荐

锁相环路电路的作用

开始讲解第一章了! 有哪些内容呢? 肯定先从原理讲起了! 环路意味着有反馈! 什么是反馈? 那么有没....
发表于 2020-09-12 09:53 149次阅读
锁相环路电路的作用

环路滤波器电阻值实现完整的 PLL 频率合成器所...

除了很宽的频率覆盖范围、行业领先的相位噪声和极快的锁定时间之外,ADF5610 还具有其他特性,因此....
发表于 2020-09-03 11:40 411次阅读
环路滤波器电阻值实现完整的 PLL 频率合成器所...

关于射频板PCB的布局、布线原则

关键是根据单板的主信号流向规律安排主要元器件,首先根据RF 端口位置固定RF 路径上的元器件,并调整....
发表于 2020-08-31 17:24 1098次阅读
关于射频板PCB的布局、布线原则

基于电荷泵锁相环技术的电路锁定检测的基本原理和设...

电荷泵锁相环的锁定检测电路设计,包括模拟锁定检测和数字锁定检测两种方法。其中,模拟检测电路采用经鉴频....
发表于 2020-08-24 14:11 143次阅读
基于电荷泵锁相环技术的电路锁定检测的基本原理和设...

采用数字信号处理器实现软件锁相环的Z域模型搭建

随着大规模集成电路及高速数字信号处理器的发展,通信领域的信号处理越来越多地在数字域付诸实现。软件锁相....
发表于 2020-08-19 15:01 124次阅读
采用数字信号处理器实现软件锁相环的Z域模型搭建

四通道高速直接数字频率合成器AD9959的功能特...

AD9959是美国ADI公司最新推出的一款四通道高速直接数字频率合成器。该芯片内部集成了四个DDS核....
发表于 2020-08-17 16:07 100次阅读
四通道高速直接数字频率合成器AD9959的功能特...

采用FPGA芯片EP1C12Q240C8实现直接...

自1971年,美国学者J.Tierney等人撰写的“A Digital Frequency Synt....
发表于 2020-08-07 17:26 159次阅读
采用FPGA芯片EP1C12Q240C8实现直接...

基于EPM7128SCL84-7芯片和quart...

在现代数字通信中, 数据传输,时钟校时等问题中很重要的一个方面是信号的同步。而同步系统中的核心技术就....
发表于 2020-08-05 16:32 91次阅读
基于EPM7128SCL84-7芯片和quart...

数字频率合成器的基本原理和改善杂散的解决方法

由于跳频技术在军事上的广泛应用,因此对于其核心直接数字式频率合成器的研究成为人们关注的热点。直接数字....
发表于 2020-08-05 14:34 109次阅读
数字频率合成器的基本原理和改善杂散的解决方法

单片频率合成器的功能和应用设计方案

微波频率源是微波通信、微波测量及雷达技术中的重要部件,其相噪性能和杂散性能直接影响到系统的性能和可靠....
发表于 2020-08-05 11:41 141次阅读
单片频率合成器的功能和应用设计方案

基于可编辑逻辑器件实现ADPLL的应用设计

随着数字电路技术的发展,特别FPGA技术的普遍应用,采用FPGA实现全数字锁相环(ADPLL)的应用....
发表于 2020-08-03 17:40 95次阅读
基于可编辑逻辑器件实现ADPLL的应用设计

一款无需放大器也能实现更高调谐电压的频率合成器

VCO包含可调的调谐元件,例如电容随输入电压改变的变容二极管。因此,PLL电路可以算一种VCO反馈控....
发表于 2020-08-03 14:35 363次阅读
一款无需放大器也能实现更高调谐电压的频率合成器

允许用户通过并行端口连接直接输入频率的Si4133-BT PLL频率合成器评估板

Si4133-EVB,Si4133-BT PLL频率合成器评估板。该板包括评估合成器所需的所有支持电路,包括参考...
发表于 2020-07-30 10:21 0次阅读
允许用户通过并行端口连接直接输入频率的Si4133-BT PLL频率合成器评估板

由NE561B集成锁相环模块构成的双边带调制解调...

 本文介绍的是一个由NE561B集成锁相环模块构成的双边带调制解调电路。该电路输入调制信号的载波频率....
发表于 2020-07-25 11:18 644次阅读
由NE561B集成锁相环模块构成的双边带调制解调...

采用二阶无源环路滤波器实现三阶电荷泵锁相环的设计

锁相环是现代通信系统中的关键模块,通常集成在系统芯片上,其主要应用领域为:数据通信中的时钟与数据恢复....
发表于 2020-07-24 09:59 126次阅读
采用二阶无源环路滤波器实现三阶电荷泵锁相环的设计

采用Spartan2系列FPGA器件实现全数字锁...

数字锁相环路已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。传统的全数字锁相....
发表于 2020-07-23 16:23 94次阅读
采用Spartan2系列FPGA器件实现全数字锁...

W3000一种高性能超高频射频锁相环合成器

  特征  +2.2 GHz运行  +双频段优化  +低供电电流(5.1毫安)  +表面安装14针TSSOP组件  +双频操作...
发表于 2020-07-20 16:21 101次阅读
W3000一种高性能超高频射频锁相环合成器

高集成度DDS器件AD9954的特点及在数字调制...

AD9954是采用先进的DDS技术开发的高集成度DDS器件。它内置高速、高性能D/A转换器及超高速比....
发表于 2020-07-20 11:08 109次阅读
高集成度DDS器件AD9954的特点及在数字调制...

ADF4108是锁相式频率合成器

  特征   8.0 GHz带宽;3.2 V至3.6 V电源;单独的充油泵电源(VP)允许长时间调谐;3.3V系统中的电压;可...
发表于 2020-07-17 15:17 101次阅读
ADF4108是锁相式频率合成器

为什么ti的锁相环程序的中断程序的运行频率最低是20k

为什么ti的锁相环程序的中断程序的运行频率最低20k? 这是ti的锁相环使用说明 ...
发表于 2020-07-16 16:20 3次阅读
为什么ti的锁相环程序的中断程序的运行频率最低是20k

EL4585一个PLL(锁相环)子系统资料说明

  特征   •36MHz,通用PLL   •8FSC定时(使用EL4584进行4FSC)   •与EL4583同步分离器兼...
发表于 2020-07-09 11:04 399次阅读
EL4585一个PLL(锁相环)子系统资料说明

面向 RF 应用的低相位噪声频率合成器演示介绍

提供了一个低相位噪声 PLL 内核,不仅具有低的带内噪声层,而且还具有非常低的 1/f 拐角频率和极....
发表于 2020-07-01 08:09 795次观看
面向 RF 应用的低相位噪声频率合成器演示介绍

设计印刷电路板采用恰当的设计及布局规则

信号带宽越接近fs/2,滤波器阶数就必须越高,以衰减采样过程中产生的镜频信号。滤波器阶数越高,所需元....
发表于 2020-06-28 17:17 583次阅读
设计印刷电路板采用恰当的设计及布局规则

如何选择压控晶体振荡器?

有源石英晶体振荡器分为普通振荡器,温补振荡器TCXO,压控振荡器VCXO,恒温振荡器OCXO等等,从....
发表于 2020-06-19 11:56 515次阅读
如何选择压控晶体振荡器?

Analog Devices ADMV4530 ...

贸泽电子备货的Analog Devices ADMV4530具有同相/正交 (I/Q) 混频器,可以....
发表于 2020-06-15 17:01 335次阅读
Analog Devices ADMV4530 ...

德州仪器推出业内具有集成压控振荡器的最高性能锁相...

德州仪器推出了业内具有集成压控振荡器(VCO)的最高性能锁相环(PLLs)。
发表于 2020-05-18 10:41 429次阅读
德州仪器推出业内具有集成压控振荡器的最高性能锁相...

生成时钟向导的VCO频率时出错

你好 我在vivado.Even中使用clockwizard时遇到问题,当我向Mhz生成vco freqeuncy时,它仍然显示错误为vco频率在60...
发表于 2020-04-17 06:02 78次阅读
生成时钟向导的VCO频率时出错

BH1417锁相环调频立体声发射器电路

BH1417F构成的调频立体声发射,结构简单,容易自制,3~5V可以工作,不加任何放大的基础上,直接....
发表于 2020-04-11 11:21 468次阅读
BH1417锁相环调频立体声发射器电路

基于ISA总线技术实现多路DDS同步和IQ正交输...

直接数字式频率合成器以其极高的频率分辨率、极短的频率转换时间、相位精确可调、设备结构简单、易集成、体....
发表于 2020-03-16 10:37 253次阅读
基于ISA总线技术实现多路DDS同步和IQ正交输...

基于FPGA器件和CPU控制实现数字锁相环频率合...

数字锁相环频率合成器已经广泛的运用在军事和民用无线通信领域,而用CPU控制的可编程大规模数字锁相环频....
发表于 2020-03-11 10:30 255次阅读
基于FPGA器件和CPU控制实现数字锁相环频率合...

贸泽开售相位噪声超低的Analog Device...

贸泽电子(Mouser Electronics) 即日起备货Analog Devices, Inc带....
发表于 2019-12-09 14:04 596次阅读
贸泽开售相位噪声超低的Analog Device...

如何调整锁相环HMC832寄存器值,改善1GHz信号?

锁相环HMC832配置1GHz频率,锁相环输出如图所示的信号,如何调整寄存器参数,得到1GHz的信号? 附:此寄存器配...
发表于 2019-12-05 16:20 729次阅读
如何调整锁相环HMC832寄存器值,改善1GHz信号?

DDS波形发生器的原理和代码驱动方式

DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写,是一....
发表于 2019-11-21 07:00 1656次观看
DDS波形发生器的原理和代码驱动方式

锁相环的应用优势与项目设计需求

锁相环的工作原理是检测输入信号和输出信号的相位差,并将检测出的相位差信号通过鉴相器转换成电压信号输出....
发表于 2019-11-20 07:08 1007次观看
锁相环的应用优势与项目设计需求

如何解决数据频率合成器DDS中的噪声干扰

直接数据频率合成器(DDS)因能产生频率捷变且残留相位噪声性能卓越而著称。另外,多数用户都很清楚DD....
发表于 2019-11-14 17:10 1900次阅读
如何解决数据频率合成器DDS中的噪声干扰

不懂怎么设计锁相环电路?快看这篇文章!

简介 设计并调试锁相环(PLL)电路可能会很复杂,除非工程师深入了解 PLL 理论以及逻辑开发过程。本文介绍 PLL...
发表于 2019-11-09 08:00 917次阅读
不懂怎么设计锁相环电路?快看这篇文章!

应用于倍频电路的预置可逆分频器该怎么设计?

锁相环是倍频电路的主要实现方式,直接决定倍频的成败。传统的锁相环各个部件都是由模拟电路实现的。...
发表于 2019-10-18 08:01 211次阅读
应用于倍频电路的预置可逆分频器该怎么设计?

分析、优化和消除带VCO的锁相环在高达13.6 GHz处的整数边界杂散

锁相环 (PLL) 和压控振荡器 (VCO) 输出特定频率的RF信号,理想情况下此信号应当是输出中的唯一信号。但事实上...
发表于 2019-10-11 08:30 764次阅读
分析、优化和消除带VCO的锁相环在高达13.6 GHz处的整数边界杂散

正点原子开拓者FPGA视频:PLL锁相环实验

锁相环路是一种反馈控制电路,简称锁相环(PLL,Phase-Locked Loop)。锁相环的特点是....
发表于 2019-09-20 07:05 1461次观看
正点原子开拓者FPGA视频:PLL锁相环实验

低相位噪声电压控制振荡器(VCO)和稳定基准电压...

新兴的PLL + VCO (集成电压控制振荡器的锁相环)技术能够针对蜂窝/4G、微波无线电军事等应用....
发表于 2019-09-19 10:53 2254次阅读
低相位噪声电压控制振荡器(VCO)和稳定基准电压...

LTC6946低相位噪声频率合成器在RF中的设计...

用于RF应用的低相位噪声频率合成器_zh
发表于 2019-08-26 06:00 1406次观看
LTC6946低相位噪声频率合成器在RF中的设计...

ADF41020频率合成器的性能及特点分析

ADI第一款微波频段整数N分频锁相环频率综合器产
发表于 2019-08-01 06:08 1247次观看
ADF41020频率合成器的性能及特点分析

电路设计中,何时使用锁相环?

锁相在无线系统和需要在电路板上实现精确时钟和信号同步的系统中,环路具有许多重要功能。使用PLL可能是....
发表于 2019-07-23 10:56 1640次阅读
电路设计中,何时使用锁相环?

ADA4625-1 JFET运算放大器的性能特点...

宽带宽、低电压噪声和低输入偏置电流的结合使得ADA4625-1尤为适合锁相环、有源滤波放大器、高调谐....
发表于 2019-07-22 06:09 3454次观看
ADA4625-1 JFET运算放大器的性能特点...

ADIsimPLL仿真工具支持ADI公司的PLL...

运用ADIsimPLL工具来仿真ADI所有锁相环产品。
发表于 2019-07-15 06:15 1984次观看
ADIsimPLL仿真工具支持ADI公司的PLL...

ADISimPLL锁相环电路设计和评估工具的应用

"有些信号虽然您不需要,但经常会进入系统中;这些信号称为“噪声”,我们必须了解并处理好噪声,才能成功....
发表于 2019-07-10 06:04 2180次观看
ADISimPLL锁相环电路设计和评估工具的应用

如何使用AD9910直接数字频率合成器的RAM

如何使用AD9910的RAM
发表于 2019-07-02 06:02 2569次观看
如何使用AD9910直接数字频率合成器的RAM

小数N分频锁相环频率合成器的介绍

PLL频率合成器和ADIsimFrequencyPlanner
发表于 2019-07-01 06:12 1799次观看
小数N分频锁相环频率合成器的介绍

简化频率合成器件和时钟设计流程的仿真工具介绍

ADI公司针对时钟和频率合成器件(如直接频率合成(DDS)、锁相环(PLL)和时钟分配器)的选择、使....
发表于 2019-06-25 06:18 1420次观看
简化频率合成器件和时钟设计流程的仿真工具介绍

锁相环应用的例子

为了实现信息的远距离传输,在发信端通常采用调制的方法对信号进行调制,收信端接收到信号后必须进行解调才....
发表于 2019-06-12 14:57 1851次阅读
锁相环应用的例子

ADI新产品新闻:快速了解5月新品信息

ADRF5720 是一款 6 位数字硅衰减器,以 0.5 dB步长提供 31.5 dB 的衰减控制范....
发表于 2019-05-23 10:17 699次阅读
ADI新产品新闻:快速了解5月新品信息

如何在锁相环中实现相位噪声和杂散性能

通过演示简要介绍锁相环(PLL)中可实现的领先相位噪声和杂散性能。
发表于 2019-05-21 06:23 2599次观看
如何在锁相环中实现相位噪声和杂散性能

ADF5610宽带微波频率合成器集成压控振荡器解...

ADI公司的ADF5610是微波宽带压控振荡器(VCO),工作频率从3700MHz到14600MHz....
发表于 2019-05-11 09:59 2566次阅读
ADF5610宽带微波频率合成器集成压控振荡器解...

采样示波器对比实时示波器有什么优势

长久以来,工程师们在进行光接口测试(尤其是光模块测试)时都不担心同步触发时钟,要么从码型发生器(Pa....
发表于 2019-04-06 15:08 2152次阅读
采样示波器对比实时示波器有什么优势

导致PLL相位噪声和参考杂散的原因及解决方案

在第二部分中,我们将侧重于详细考察与PLL相关的两个关键技术规格:相位噪声和参考杂散。导致相位噪声和....
发表于 2019-04-04 08:10 4487次阅读
导致PLL相位噪声和参考杂散的原因及解决方案
博评网